news 2026/4/23 14:50:21

构建可训练逻辑门电路:多层感知机完整示例

作者头像

张小明

前端开发工程师

1.2k 24
文章封面图
构建可训练逻辑门电路:多层感知机完整示例

用神经网络“重新发明”逻辑门:一次有趣的多层感知机实战

你有没有想过,计算机最基本的组成单元——与门、或门、异或门这些看似简单到不能再简单的电路,其实也能被一个“学会规则”的模型动态生成?

我们通常认为,逻辑门是硬件层面的硬连线结构:焊死了就是 AND,改不了。但今天我们要做一件有点“叛逆”的事:不用任何数字电路,只靠一个可训练的多层感知机(MLP),让它从零开始自学出 AND、OR,甚至最难搞的 XOR 逻辑行为

这不是理论推演,而是一次完整的代码级实现和原理剖析。你会看到,神经网络不仅能识别猫狗图片,还能理解布尔代数的本质。


为什么这件事值得做?

在传统数字设计中,每个逻辑功能都对应特定的物理路径。比如你想做个 AND 门?得接芯片、画 PCB 或写 HDL 综合进 FPGA。一旦烧录完成,它的行为就固定了。

但如果我告诉你:

“我现在有一个黑盒子,它现在是个 AND 门;明天我想让它变成 XOR 门——不需要换硬件,只需要重新训练几秒钟。”

听起来是不是像“软件定义逻辑”?这正是本文的核心出发点。

神经网络 vs 布尔逻辑:一场跨界对话

早在1986年,Rumelhart 和 McClelland 就提出:神经网络可以作为符号系统的子符号实现方式。换句话说,虽然神经元本身不直接存储“如果 A 且 B 则输出 1”这样的规则,但它可以通过权重连接隐式编码这种知识。

更关键的是,多层感知机具备通用逼近能力(Universal Approximation Theorem)。这意味着只要隐藏层足够宽,它可以拟合任意连续函数——当然也包括所有有限输入空间上的布尔函数。

这就给了我们底气:哪怕是最基础的两输入逻辑门,也可以成为 MLP 的学习目标。


多层感知机能学什么?先看几个例子

我们先快速过一遍你要解决的问题:

逻辑门真值表行为是否线性可分
AND只有 (1,1) 输出 1✅ 是
OR只有 (0,0) 输出 0✅ 是
XOR输入不同则输出 1❌ 否

前两个是线性可分的,单层感知机就能搞定;但XOR 是经典的非线性问题,必须引入至少一个隐藏层才能正确分类。

这也正是为什么要用 MLP 而不是单层网络的关键原因:我们要打造一个统一架构通吃所有逻辑门的系统。


构建你的第一个“软逻辑门”:代码全解析

下面这段 PyTorch 实现虽然只有几十行,却完整封装了从建模到训练的全过程。

import torch import torch.nn as nn import torch.optim as optim # 定义多层感知机模型 class MLP(nn.Module): def __init__(self, input_size=2, hidden_size=4, output_size=1): super(MLP, self).__init__() self.hidden = nn.Linear(input_size, hidden_size) self.activation = nn.ReLU() self.output = nn.Linear(hidden_size, output_size) self.sigmoid = nn.Sigmoid() def forward(self, x): x = self.hidden(x) x = self.activation(x) x = self.output(x) return self.sigmoid(x)

这个MLP模型非常轻量:
- 输入维度为 2(对应 $x_1, x_2$)
- 隐藏层大小设为 4,使用 ReLU 激活引入非线性
- 输出层通过 Sigmoid 压缩到 [0,1] 区间,解释为“真”的概率

为什么选 ReLU?因为它收敛快、无梯度饱和问题,适合这种小样本任务。Sigmoid 则便于将输出解释为二值决策。

接下来是训练主循环:

def train_logic_gate(gate_name, X_train, y_train, epochs=5000, lr=0.1): model = MLP() criterion = nn.BCELoss() # 二元交叉熵损失 optimizer = optim.SGD(model.parameters(), lr=lr) for epoch in range(epochs): outputs = model(X_train) loss = criterion(outputs, y_train) optimizer.zero_grad() loss.backward() optimizer.step() if (epoch + 1) % 1000 == 0: print(f'{gate_name} - Epoch [{epoch+1}/{epochs}], Loss: {loss.item():.6f}') return model

这里用了最朴素的 SGD 优化器,学习率设为 0.1,训练 5000 轮。由于数据集极小(仅 4 个样本),模型很容易快速收敛。

然后我们构造训练数据:

# 所有可能的输入组合 X = torch.tensor([[0., 0.], [0., 1.], [1., 0.], [1., 1.]], dtype=torch.float) # AND 标签:仅当两者都为1时输出1 y_and = torch.tensor([[0.], [0.], [0.], [1.]], dtype=torch.float) # XOR 标签:输入不同时输出1 y_xor = torch.tensor([[0.], [1.], [1.], [0.]], dtype=torch.float)

接着分别训练两个模型:

model_and = train_logic_gate("AND", X, y_and) model_xor = train_logic_gate("XOR", X, y_xor)

最后测试结果:

with torch.no_grad(): pred_and = model_and(X).round().numpy() pred_xor = model_xor(X).round().numpy() print("AND 预测结果:\n", pred_and.T) # [[0. 0. 0. 1.]] print("XOR 预测结果:\n", pred_xor.T) # [[0. 1. 1. 0.]]

运行一下你会发现:无论是 AND 还是 XOR,模型都能在几千轮内完美拟合真值表!

尤其是 XOR 成功被建模,验证了 MLP 引入隐藏层后的确拥有了处理非线性边界的能力。


背后的机制:它是怎么“想明白”的?

别忘了,模型一开始对逻辑一无所知。它的权重全是随机初始化的。那它是如何一步步逼近正确映射的?

我们可以把整个过程想象成一场“参数搜索游戏”:

  1. 初始阶段:输出接近 0.5,说明模型完全猜不准;
  2. 中期调整:损失下降,某些样本开始预测正确;
  3. 后期收敛:四个样本全部稳定输出接近 0 或 1 的值。

以 XOR 为例,其决策边界是一个“Z”字形,无法用一条直线分开。但 MLP 通过隐藏层中的多个神经元协同工作,构建出了两条分割线,最终实现了正确的分类区域划分。

这就是所谓的“分布式表示”力量:没有哪个单独的神经元代表“异或”,而是整体连接模式共同表达了这一概念。


工程部署要考虑什么?不只是跑通就行

虽然这只是个教学示例,但如果真想把它放进嵌入式设备里当“虚拟逻辑门”用,还得考虑实际工程问题。

1. 输入归一化与数值稳定性

尽管输入是 0/1,但我们仍建议使用浮点格式[0., 1.]输入模型,避免整型运算导致张量类型错误。同时确保所有操作都在相同精度下进行。

2. 激活函数的选择权衡

  • Sigmoid:输出范围明确,利于判断阈值(>0.5 视为 True);
  • Tanh:中心对称,有时收敛更快,但需调整判据;
  • ReLU 在隐藏层必不可少:否则无法激活非线性能力。

3. 网络规模要克制

训练集只有 4 个样本!如果你用上百个神经元去拟合,极易过拟合或陷入局部最优。当前设置(input=2, hidden=4, output=1)已经绰绰有余。

4. 如何部署到边缘设备?

如果你想把这个模型烧录进 STM32 或 ESP32,可以:
- 使用TorchScript 导出静态图
- 或转换为ONNX 再量化为 INT8
- 最终集成进TensorFlow Lite Micro等微型推理引擎

例如,在 ARM Cortex-M 上运行 CMSIS-NN 库时,完全可以支持这种极简 MLP 推理,延迟控制在微秒级。


它只是玩具吗?不,这是未来计算的一粒种子

你说这不就是个玩具项目?毕竟真正的逻辑门延迟是纳秒级的,而神经网络跑一轮前向传播动辄几十微秒。

但请换个角度看这个问题:

场景一:自适应传感器融合

假设你有一个智能温控系统,白天按“温度 > 30°C AND 湿度 > 70%”启动风扇,晚上改为“任一超标即报警”。
传统做法要写条件分支;而现在你可以:
- 白天加载训练好的 AND 模型
- 晚上切换为 OR 模型
无需修改硬件,只需切换权重文件!

场景二:容错式逻辑判断

现实世界的数据常带噪声。比如输入是(0.98, 0.03),传统电路会当作(1,0)处理,可能误判。
而 MLP 因为其连续响应特性,能输出一个置信度:“我认为这不像 AND”。

这其实是模糊逻辑的一种自然实现

场景三:通往神经符号计算的大门

当前 AI 面临的一大挑战是如何将深度学习的感知能力与符号系统的推理能力结合。
而“用神经网络模拟逻辑门”,正是连接子符号与符号世界的第一步实验

Google 的 DeepMind 曾做过类似尝试:用神经网络学习一阶逻辑规则。我们的这个小 demo,虽简单,却是那条宏大技术路线上的一个微小注脚。


关键经验总结:五个你该记住的技术要点

  1. MLP 能完美拟合任意布尔函数,哪怕是线性不可分的 XOR;
  2. 🔁反向传播让模型无需先验知识,仅凭真值表即可自主归纳规律;
  3. 🧩统一架构支持多逻辑切换,只需更换训练标签即可重构功能;
  4. ⚖️小心过拟合:小数据集上不要堆复杂模型;
  5. 📦边缘部署可行:轻量级 MLP 可在微控制器上高效推理。

结语:当逻辑不再“硬”,计算就有了弹性

我们习惯把“逻辑”看作刚性的、不变的规则体系。但从今天的实验可以看出,逻辑也可以是可训练的、软性的、上下文相关的

也许未来的某一天,AI 芯片内部不再预设固定的 ALU 单元,而是由一组可重配置的神经模块动态构成加法器、比较器、状态机……就像大脑用同一套神经元实现多种认知功能。

而这一切,或许就始于这样一个简单的想法:

“能不能让神经网络,自己学会做一个与门?”

答案是:能,而且很简单

如果你动手试了,欢迎在评论区贴出你的训练结果。下次我们可以一起试试:让 MLP 学会三输入多数表决门,或者自动推导德摩根定律?

技术的进步,往往就藏在这些看似“无用”的小实验里。

版权声明: 本文来自互联网用户投稿,该文观点仅代表作者本人,不代表本站立场。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如若内容造成侵权/违法违规/事实不符,请联系邮箱:809451989@qq.com进行投诉反馈,一经查实,立即删除!
网站建设 2026/4/23 14:44:12

MongoDB更适合存储非结构化图像数据?DDColor元数据管理方案

MongoDB更适合存储非结构化图像数据?DDColor元数据管理方案 在数字影像修复领域,一张泛黄的老照片上传后,几秒钟内就能以生动的色彩重现于屏幕——这背后不只是AI模型的功劳,更是一整套高效系统协同运作的结果。当深度学习算法如D…

作者头像 李华
网站建设 2026/4/18 16:19:59

Blender 3MF插件完整教程:从入门到精通的5个关键步骤

Blender 3MF插件完整教程:从入门到精通的5个关键步骤 【免费下载链接】Blender3mfFormat Blender add-on to import/export 3MF files 项目地址: https://gitcode.com/gh_mirrors/bl/Blender3mfFormat Blender作为强大的开源3D建模软件,通过3MF格…

作者头像 李华
网站建设 2026/4/18 12:26:44

Bitcoin Lightning Network微支付实验:按像素计费?

Bitcoin Lightning Network微支付实验:按像素计费? 在数字内容消费日益碎片化的今天,我们正面临一个微妙的悖论:一方面,AI模型越来越强大,处理一张图像只需几秒钟;另一方面,现有的主…

作者头像 李华
网站建设 2026/4/23 14:25:04

CUDA核心并行计算充分发挥NVIDIA GPU性能

CUDA核心并行计算充分发挥NVIDIA GPU性能 在图像修复技术不断走向大众化的今天,越来越多的家庭用户和文化机构希望将泛黄、模糊甚至破损的黑白老照片重新焕发色彩。这类需求看似简单,实则背后隐藏着极高的计算挑战:如何在保证色彩自然、细节还…

作者头像 李华
网站建设 2026/4/23 14:46:28

BBDown命令行工具:轻松下载B站高清视频的完整指南

BBDown命令行工具:轻松下载B站高清视频的完整指南 【免费下载链接】BBDown Bilibili Downloader. 一款命令行式哔哩哔哩下载器. 项目地址: https://gitcode.com/gh_mirrors/bb/BBDown 还在为无法离线观看B站精彩内容而困扰吗?BBDown作为一款功能强…

作者头像 李华
网站建设 2026/4/23 14:43:47

SMUDebugTool:AMD锐龙处理器终极性能调校指南

SMUDebugTool:AMD锐龙处理器终极性能调校指南 【免费下载链接】SMUDebugTool A dedicated tool to help write/read various parameters of Ryzen-based systems, such as manual overclock, SMU, PCI, CPUID, MSR and Power Table. 项目地址: https://gitcode.co…

作者头像 李华