news 2026/4/23 15:43:01

多功能数字时钟计算器系统的设计Verilog代码Quartus Spirit_V4开发板

作者头像

张小明

前端开发工程师

1.2k 24
文章封面图
多功能数字时钟计算器系统的设计Verilog代码Quartus Spirit_V4开发板

名称:多功能数字时钟计算器系统的设计Verilog代码Quartus Spirit_V4开发板(文末获取)

软件:Quartus II

语言:Verilog HDL

代码功能

本项目实现了一个高度集成的多功能数字系统,结合了数字时钟、计算器、闹钟、秒表和定时器五大功能。系统主要功能包括:

·多功能数字时钟:实时显示时分秒,支持时间设置和调整

·四则运算计算器:实现加减乘除运算,支持连续计算功能

·智能闹钟系统:可设置闹钟时间,具备闹钟提醒功能

·精确秒表功能:支持启动、暂停、复位操作,精度达到10毫秒

·倒计时定时器:实现可设置的定时功能,支持时分秒设置

·模式切换:通过按键在不同功能间无缝切换

·数码管显示:六位数码管动态显示各种模式下的数据

代码实现思路

系统架构设计

系统采用模块化分层设计,主要包含八大功能模块:

1.顶层控制模块:集成所有功能模块,实现模式切换和数据路由

2.计算器模块:实现四则运算功能,包含状态机和数字输入处理

3.时钟模块:实时时钟功能,支持时间设置和显示

4.闹钟模块:闹钟设置和提醒功能

5.秒表模块:高精度计时功能

6.定时器模块:倒计时功能

7.显示模块:六位数码管动态扫描显示

8.按键处理模块:按键消抖和状态检测

状态机设计

计算器模块采用六状态状态机实现完整的计算流程:

·输入第一个数选择运算符输入第二个数确认计算显示结果连续计算

代码结构

模块层次结构

Digital_clock (顶层模块)
├── calculator (计算器模块)
│ ├── state_ctrl (状态控制)
│ └── num_in (数字输入)
├── jishi (时钟模块)
├── alarm_clock (闹钟模块)
├── stopwatch (秒表模块)
├── timing (定时器模块)
├── Bell (蜂鸣器控制)
├── set_mode (模式设置)
├── display (显示控制)
└── fenping (时钟分频)

模块功能描述

1.Digital_clock.v:顶层模块,集成所有功能模块

2.calculator.v:计算器核心模块,实现四则运算

3.state_ctrl.v:计算器状态机控制

4.num_in.v:数字输入处理,支持多位数字输入

5.jishi.v:实时时钟功能

6.alarm_clock.v:闹钟设置和控制

7.stopwatch.v:秒表计时功能

8.timing.v:倒计时定时器

9.display.v:六位数码管显示控制

10.fenping.v:时钟分频模块

显示系统设计

系统采用六位数码管动态扫描显示,根据不同模式显示相应数据:

·时钟模式:显示时分秒

·闹钟模式:显示闹钟设置时间

·秒表模式:显示分秒毫秒

·计算器模式:显示计算结果

本代码已在Spirit_V4开发板验证,Spirit_V4开发板如下,其他开发板可以修改管脚适配:

1.工程文件

2.程序文件

3.程序编译

4.管脚分配

5.RTL图

6.Testbench

7.仿真图

单模块仿真演示

计时模块

部分代码展示:

//设置闹钟模块module alarm_clock(input clk_50M,input [3:0] state_mode,//当前模式,4'd0:计时,4'd1:闹钟,4'd2:跑表input set_time_key,//设置时间input confirm_key,//确认input change_time_key,//设置时分秒output [7:0] alarm_hour_time,//时output [7:0] alarm_minute_time,//分output [7:0] alarm_second_time//秒);reg [7:0] hour=8'd21;//时reg [7:0] minute=8'd59;//分reg [7:0] second=8'd00;//秒parameter state_time=2'd0;//正常计时状态parameter state_set_hour=2'd1;//设置小时状态parameter state_set_minute=2'd2;//设置小时状态parameter state_set_second=2'd3;//设置秒状态reg [1:0] state=state_time;//默认正常计时状态always@(posedge clk_50M)if(state_mode==4'd1)//当前模式,4'd0:计时,4'd1:闹钟,4'd2:跑表case(state)state_time:if(set_time_key)//设置键按下,进入设置小时状态state<=state_set_hour;elsestate<=state_time;state_set_hour:if(confirm_key)//确认键按下,进入设置分钟状态state<=state_set_minute;elsestate<=state_set_hour;state_set_minute:if(confirm_key)//确认键按下,进入设置秒状态state<=state_set_second;elsestate<=state_set_minute;state_set_second:if(confirm_key)//确认键按下,返回正常计时状态
源代码

点击下方的公众号卡片获取

版权声明: 本文来自互联网用户投稿,该文观点仅代表作者本人,不代表本站立场。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如若内容造成侵权/违法违规/事实不符,请联系邮箱:809451989@qq.com进行投诉反馈,一经查实,立即删除!
网站建设 2026/4/23 9:50:18

高精度秒表倒计时器系统的设计Verilog代码Quartus Spirit_V4开发板

名称&#xff1a; 高精度秒表倒计时器系统的设计Verilog代码Quartus Spirit_V4开发板&#xff08;文末获取&#xff09;软件&#xff1a; Quartus II语言&#xff1a; Verilog 代码功能本项目实现了一个高精度的秒表和倒计时器系统&#xff0c;具备两种工作模式和精确的时间控…

作者头像 李华
网站建设 2026/4/23 14:45:03

5个关键要素确保YashanDB数据库的安全性

在数据库技术领域&#xff0c;保障数据安全性是系统设计和运维的首要目标之一。尽管现代数据库系统不断提升性能和可扩展性&#xff0c;但面临的安全挑战也日益复杂&#xff0c;包括数据泄露、权限滥用、非法访问及操作失误等问题。针对YashanDB数据库自身的架构特性和应用场景…

作者头像 李华
网站建设 2026/4/23 16:07:02

7天从入门到精通​​:Prompt Engineering超速通指南

——3000字掌握AI时代核心交互技术 合理设计的提示词可使GPT-4类模型表现提升210%&#xff08;Stanford HAI实验室&#xff09;一、提示工程本质&#xff1a;AI认知的导航系统核心价值公式&#xff1a; 模型潜力 提示效率 最终输出质量技术本质&#xff1a;通过结构化信息输入…

作者头像 李华
网站建设 2026/4/23 12:08:12

AI大模型学习导航:从入门到精通的详尽路线图,零基础也可成为AI领域专家,一篇足够,赶紧收藏!

AI大模型技术正以前所未有的速度重塑人工智能领域&#xff0c;从自然语言处理到多模态交互&#xff0c;从基础研究到商业落地&#xff0c;大模型的应用场景日益丰富。面对这一技术浪潮&#xff0c;系统性学习路径对于入门者和进阶开发者都至关重要。 本文基于2025年最新行业实…

作者头像 李华
网站建设 2026/4/23 11:14:22

n8n工作流自动化完全指南:零基础快速上手到企业级部署

n8n工作流自动化完全指南&#xff1a;零基础快速上手到企业级部署 【免费下载链接】n8n n8n 是一个工作流自动化平台&#xff0c;它结合了代码的灵活性和无代码的高效性。支持 400 集成、原生 AI 功能以及公平开源许可&#xff0c;n8n 能让你在完全掌控数据和部署的前提下&…

作者头像 李华